Timing performance enhance for routing channel in 28NM FPGA chip
Dalam reka bentuk FPGA, saluran laluan bertindak sebagai penyambung antara kawasan dalaman dan luaran. Dengan pertumbuhan get kiraan yang semakin pantas serta rumit dalam proses nod 28nm, keperluan masa daripada reka bentuk ini adalah sukar untuk mencapai perubahan untuk semua PVT. Penganggaran masa...
محفوظ في:
المؤلف الرئيسي: | Kin , Si Kee |
---|---|
التنسيق: | أطروحة |
اللغة: | English |
منشور في: |
2013
|
الموضوعات: | |
الوصول للمادة أونلاين: | http://eprints.usm.my/32972/1/Kin_Si_Kee_TIMING_PERFORMANCE_ENHANCE_FOR_ROUTING_CHANNEL_IN_28NM_FPGA_CHIP__2013_MSc_E%26E_BSB_24.pdf |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
Prevention Mechanism Against Denial Of Service Attack On Duplicate Address Detection Process In Ipv6 Link-Local Networks
بواسطة: Ibrahim Al-Ani, Ahmed Khallel
منشور في: (2020) -
Anomaly-Based Detection Approach To Detect The Flash Crowd Attack During The Flash Event
بواسطة: Al-Saleem, Samer Abdulsada Mutlag
منشور في: (2017) -
QYPS HPS Interconnect verification methodology for SOC FPGA
بواسطة: Loh , Tat Jen
منشور في: (2013) -
Design Of Fpga Address Register In 28nm Process Technology Based On Standard Cell Based Approach
بواسطة: Chew , Ming Choo
منشور في: (2013) -
Technique Of Pvt Analysis On Sd Controller Timing Validation For 28nm Soc Fpga
بواسطة: Yusni, Nur Amalina Aiza
منشور في: (2015)