توثيق جمعية علم النفس الأمريكية APA (الطبعة السابعة)

Manab, H. H. (2012). The RTL design of 32-bit RISC processor using verilog HDL.

توثيق أسلوب شيكاغو (الطبعة السابعة عشر)

Manab, Hafizul Hasni. The RTL Design of 32-bit RISC Processor Using Verilog HDL. 2012.

توثيق جمعية اللغة المعاصرة MLA (الطبعة الثامنة)

Manab, Hafizul Hasni. The RTL Design of 32-bit RISC Processor Using Verilog HDL. 2012.

تحذير: قد لا تكون هذه الاستشهادات دائما دقيقة بنسبة 100%.