VLSI Design Of A Bit Serial Arithmetic Logic Unit
The arithmetic logic unit (ALU) is designed to perform bit serial operation on two 8 bits input. In this project , a Very High Speed Integrated Circuit Hardware Description Language (VHDL) code is written using the Altera MAX+Plus II environment to design, compile and simulate for each operation in...
محفوظ في:
المؤلف الرئيسي: | Lee, Tiong Kiat |
---|---|
التنسيق: | أطروحة |
منشور في: |
2003
|
الموضوعات: | |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
Design of 32-Bit Arithmetic Logic Unit Using Shannon Theorem Based Adder Approach
بواسطة: C., Senthilpari
منشور في: (2009) -
A low power and fast CMOS arithmetic logic unit
بواسطة: Zulkifli, Nur Umaira
منشور في: (2015) -
Fault Diagnosis On Vlsi Adder Circuits Using Artificial Neural Network
بواسطة: Pui , Min San
منشور في: (2015) -
Design Of Multiply-By-Two Amplifier For 1.5 Bit Pipelined Analogue-To-Digital Converter Application
بواسطة: Teng , Jin Chung
منشور في: (2014) -
Fingerprint Template Protection With Minutiae Based Bit String
بواسطة: Jin, Zhe
منشور في: (2011)